基于数字电路的多路抢答器的设计与实现开题报告

 2022-12-31 13:06:31

1. 研究目的与意义

内容:随着社会的发展,各种竞赛越来越多,抢答器以它的方便快捷、直观反映最先获得发言权的选手信息等特点,深受比赛各方的喜爱,其市场前景非常好。

基于数字电路的多路抢答器的设计与实现要求学生要完成以下任务:1、对EDA软件, 如Quartus软件、Proteus软件、Multisim软件等的主要功能及基本设计流程进行详细研究;2、对多路抢答器电路的基本原理进行研究,充分考虑限时抢答、电子音乐报声、自动定时等功能;3、完成硬件电路单元模块的具体设计;4、完成多路抢答器电路的软件设计,并进行测试与实现。

意义:通过本次毕设课题,检测大学本科学生对于专业课的掌握,并通过学习课外新知识,例如通过学习使用软件Proteus7.5,实现仿真软件生成;Quartus软件,利用VHDL语言编程实现。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 文献综述

系统设计:1.抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 ~ S7表示。

2.设置一个系统清除和抢答控制开关S,该开关由主持人控制。

3.抢答器具有锁存与显示功能。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 设计方案和技术路线

(1)抢答器电路该电路完成两个功能: 一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。

(2)定时电路原理及设计:该部分主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、74LS48译码电路和2个7段数码管即相关电路组成。

两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号由时钟产生电路提供。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 工作计划

3月15日4月1日:收集资料3月20日3月25日:需求分析3月25日4月5日:概要设计4月5日4月25日:详细设计

5. 难点与创新点

1.增加主持人部分,控制抢答节奏;2.加入蜂鸣器,提示开始结束时间;3.由主持人清除锁存进入下一轮,防止在时间外进行抢答;4.电路各区块分离,各部分功能清晰。

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文开题报告,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。